# 第15章 I2C

# 15.1 概要

# 15.1.1 特徴

- シリアル・クロック(IIC\_SCL)とシリアル・データバス(IIC\_SDA)の 2 本のラインを使用して、 複数のデバイスとデータ転送を行うインタフェースです。
- データ長は8ビットです。(ただし、8ビットデータのあとに、ACK 信号の1ビットが付随します。)
- I2C バスフォーマット (Philips 社 1995 年 4 月発行 「The I2C-bus and how to use it」) に準拠し、 バスラインの状態により"スタート・コンディション", "ストップ・コンディション"を判断できます。
- 高速モード(ファースト・モード:転送速度:9.23MHz 供給)
   入力クロック 8.57MHz、9.23MHz、9.6MHz の3段階に切替え可能。
   ※1.切り替えは「第6章 SCU の SSPRO7\_CLK\_SEL レジスタ」で設定。

備考 本章の説明における IIC と I2C は同じ意味です。 また、IIC0 は、APB-SS に搭載されている I2C マクロ名になります。

# 15.1.2 IIC インタフェースの接続

IIC バスによるデバイスの接続例を以下に示します。IIC バスに接続されるデバイスはオープン・ドレイン駆動である必要があります。



図 15-1 IIC インタフェースによるデバイス接続例

注意 図 15-1 は、一般的な IIC デバイスの信号接続を表しています。

シリアル・クロック端子(SCL)と、シリアル・データ・バス端子(SDA)の機能と構造を次に示します。

IIC\_SCL: シリアル・クロックを入出力するための端子。 マスタ、スレーブともに出力は N-ch オープン・ドレイン。入力は、シュミット入力。

IIC\_SDA: シリアル・データの入出力兼用端子。 マスタ、スレーブともに出力は N-ch オープン・ドレイン。入力は、シュミット入力。

シリアル・クロック・ラインおよびシリアル・データ・バス・ラインは、出力が N-ch オープン・ドレイン のため、外部にプルアップ抵抗が必要となります。

※出力バッファは、P ch トランジスタが端子に接続されていないものにしてください。

(理由)複数のチップと IIC のバスを接続している場合。本チップの電源のみ OV にし、その他のチップだけでデータ転送を行う時に、P\_ch のトランジスタが出力バッファに接続されていると、Pull\_up されている IIC\_SCL / IIC\_SDA の各ラインが、この P\_ch トランジスタにより OV にクランプされるために、転送ができなくなります。



図 15-2 IIC 端子構成図



図 **15-3** IIC 端子とバッファの接続例 (SCL の場合)

注意 図 15-2 は、一般的な IIC デバイスの入出力信号の接続を表しています。 本マクロの SCLO, SDAO の出力はすべて正論理となっています。よって出力バッファと接続する場合には、そのバッファを含めて出力の論理が正論理になっている必要がありますので注意してください。

# 15.1.3 クロックについて

# 15.1.3.1 本マクロへの入力クロック周波数

APB スレーブ用クロックである PCLK, I2C 転送用の内部サンプリング・クロックである CLK1 には、必ず下記周波数の範囲内でクロックを入力してください。制限を超えた周波数を CLK1 に入力した場合, I2C バスのスペック(†LOW: \$CL クロックのロウ幅)に違反します。

PCLK≥18.4MHz

2MHz≦CLK1≦9.2MHz

# 15.1.3.2 通信動作周波数に関する注意事項

本マクロはスレーブ動作時だけでなく、マスタ動作時にも SCL をコア内部に引き込んでシリアル・クロック入力である CLK1 で立ち上がりと立ち下りをサンプリングして検出しています。 SCL の入力の立ち上がりが遅くなると、サンプリング・タイミングが遅れてしまうので、レジスタに設定した周期より SCL の周期が長くなることがあります。

注意 IIC\_SCL 端子に接続数する pull-up 抵抗値によって、レジスタに設定した周期より IIC\_SCL の周期が長くなることがあります。また、シリアルクロック(SCL)の L 幅は、I2C バッファの立下り遅延の影響で I2C マクロ出力の L 幅よりも短くなります。

# 15.1.3.3 I2C 転送クロックの設定について

本マクロを動作許可状態(IICO 動作許可レジスタ: IICE=1)にする前に、IICO 転送クロック選択レジスタの値を決定させてください。(周波数を変更させる場合には IICE を"0"にして、IICO 転送クロック選択レジスタを書き換えてください。)

# 15.2 レジスタ

# 15.2.1 レジスター覧

表 15-1 レジスター覧表

| アドレス       | オフセット<br>PADDR5~2 | レジスタ名                                 | 略語      | R/W | リセット値 |
|------------|-------------------|---------------------------------------|---------|-----|-------|
| EFFF_5000H | 0000              | IIC0 動作許可レジスタ                         | IICACT0 | R/W | 00H   |
| EFFF_5004H | 0001              | IIC0 シフト・レジスタ                         | IIC0    | R/W | 00H   |
| EFFF_5008H | 0010              | IIC0 コントロール・レジスタ                      | IICC0   | R/W | 00H   |
| EFFF_500CH | 0011              | スレーブ・アドレス・レジスタ                        | SVA0    | R/W | 00H   |
| EFFF_5010H | 0100              | IIC0 転送クロック選択レジスタ                     | IICCL0  | R/W | 04H   |
| EFFF_5014H | 0101              | IIC0 機能拡張レジスタ                         | IICX0   | R/W | 00H   |
| EFFF_5018H | 0110              | IIC0 状態レジスタ                           | IICS0   | R   | 00H   |
| EFFF_501CH | 0111              | C0 状態レジスタ<br>(エミュレーション用<br>リード専用レジスタ) | IICSE0  | R   | 00H   |
| EFFF_5020H | 1000              | IICO フラグ・レジスタ                         | IICF0   | R/W | 00H   |
| EFFF_5024H | 1001              | RENESAS 予約レジスタ 1                      | _       | _   | _     |
| EFFF_5028H | 1010              | RENESAS 予約レジスタ 2                      | _       | _   | _     |
| EFFF_502CH | 1011              | RENESAS 予約レジスタ 3                      | _       | _   | _     |
| EFFF_5030H | 1100              | RENESAS 予約レジスタ 4                      | _       |     | _     |
| EFFF_5034H | 1101              | RENESAS 予約レジスタ 5                      | _       |     | _     |
| EFFF_5038H | 1110              | RENESAS 予約レジスタ 6                      | _       |     | _     |
| EFFF_503CH | 1111              | RENESAS 予約レジスタ 7                      | _       | _   | _     |

RENESAS 予約レジスタ1~7は、アクセス禁止です。

# 15.2.1.1 レジスタビット一覧

表 15-2 レジスタビット一覧表

|         | 7           | 6        | 5    | 4    | 3    | 2    | 1     | 0      |  |
|---------|-------------|----------|------|------|------|------|-------|--------|--|
| IICACT0 | -           | -        | -    | -    | -    | -    | -     | IICE   |  |
| IIC0    |             | (送受信データ) |      |      |      |      |       |        |  |
| IICC0   | -           | LREL     | WREL | SPIE | WTIM | ACKE | STT   | SPT    |  |
| SVA0    | (スレーブ・アドレス) |          |      |      |      |      |       |        |  |
| IICCL0  | -           | -        | CLD  | DAD  | SMC  | DFC  | CL1   | CL0    |  |
| IICX0   | -           | -        | -    | -    | -    | -    | -     | CLX    |  |
| IICS0   | MSTS        | ALD      | EXC  | COI  | TRC  | ACKD | STD   | SPD    |  |
| IICSE0  | MSTS        | ALD      | EXC  | COI  | TRC  | ACKD | STD   | SPD    |  |
| IICF0   | STCF        | IICBSY   | 0    | 0    | 0    | 0    | STCEN | IICRSV |  |

# 15.2.2 レジスタ説明

#### IIC0 動作許可レジスタ(IICACTO) 15.2.2.1

| 1     |          |          |          |          |          |          |          |      | Ī        |
|-------|----------|----------|----------|----------|----------|----------|----------|------|----------|
| ビット位置 | 7        | 6        | 5        | 4        | 3        | 2        | 1        | 0    | アドレス     |
| ビット名  | Reserved | IICE | EFFF_500 |
| R/W   | R        | R        | R        | R        | R        | R        | R        | R/W  | 初期値      |
| 初期値   | 0        | 0        | 0        | 0        | 0        | 0        | 0        | 0    | 00H      |

00H

| ビット位置 | ビット名     | 機能                                                                             |
|-------|----------|--------------------------------------------------------------------------------|
| 7:1   | Reserved | 予約。読み出すと0が返されます。書き込みは無効です。                                                     |
| 0     | IICE     | C動作許可ビット。注   1: 許可                                                             |
|       |          | PCLK と IIC 内部サンプリング・クロックの周波数帯域の差により、<br>書き込まれたデータは本レジスタの読み出しデータとしてすぐには反映されません。 |

注 本レジスタへ書き込みを行った場合は、必ずその後読み出しを行い、書き込んだ値になったことを 確認してから、他のレジスタ設定を行ってください。

本ビットをOにする場合は、マクロの動作が完全に終了した状態になったことを確認した後に 行ってください。

例えば、IICCOのSTPビットに書き込みを行った次のサイクルで本ビットにOを書き込んだ場合、 ストップ・コンディションが発行されない場合があります。

図 15-4 IICO 動作許可レジスタ

# 15.2.2.2 IIC0 シフト・レジスタ (IIC0)

|       |      |      |      |      |      |      |      |      | _          |
|-------|------|------|------|------|------|------|------|------|------------|
| ビット位置 | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    | アドレス       |
| ビット名  | SDA7 | SDA6 | SDA5 | SDA4 | SDA3 | SDA2 | SDA1 | SDA0 | EFFF_5004H |
| R/W   | R/W  | R/W  | R/W  | R/W  | R/W  | R/W  | R/W  | R/W  | 初期値        |
| 初期値   | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 00H        |

| ビット位置 | ビット名     | 機能                                         |
|-------|----------|--------------------------------------------|
| 7:0   | SDA[7:0] | 8 ビット・シリアル・データ。                            |
|       |          | ウエイト期間中に本レジスタへ書き込むと,データ転送を開始します。シリアル・データは, |
|       |          | 最上位(MSB)側から転送されます。                         |
|       |          | IICE=0(IIC0動作許可レジスタ)で初期化されます。              |

IICO は、8 ビットのシリアル・データを 8 ビットのパラレル・データに、8 ビットのパラレル・データを 8 ビットのシリアル・データに変換するレジスタです。IICO は送信および受信の両方に使用されます。

IICOに対する書き込みにより、実際の送受信動作が制御されます。

注意 書き込みから転送が終了するまでは、本レジスタにアクセスしないでください。

また転送中は、ウエイト制御やアクノリッジ制御などの転送モードに関係するレジスタの変更は 行わないでください。

PCLK と IIC 内部サンプリング・クロックの周波数帯域の差により、本レジスタ・アクセスで書き込まれたデータは、読み出しデータとしてすぐに反映されません。

図 15-5 IICO シフト・レジスタ

# 15.2.2.3 IIC0 コントロール・レジスタ(IICC0)

| ビット位置 | 7        | 6    | 5    | 4    | 3    | 2    | 1   | 0   | アドレ   |
|-------|----------|------|------|------|------|------|-----|-----|-------|
| ビット名  | Reserved | LREL | WREL | SPIE | WIIM | ACKE | STT | SPT | EFFF_ |
| R/W   | R        | R/W  | R/W  | R/W  | R/W  | R/W  | W   | W   | 初期値   |
| 初期値   | 0        | 0    | 0    | 0    | 0    | 0    | 0   | 0   | 00H   |

アドレス EFFF\_5008H 初期値 00H

| ビット位置 | ビット名     | 機 能                                                   |
|-------|----------|-------------------------------------------------------|
| 7     | Reserved | 予約。読み出すと0が返されます。書き込みは無効です。                            |
| 6     | LREL     | 通信退避ビット。                                              |
|       |          | 1: 通信から退避後, 待機状態                                      |
|       |          | 0: 通常動作                                               |
|       |          | 自局に関係ない拡張コードを受信した時などに使用します。1 をセットすると SCL/SDA 端子は Hi-Z |
|       |          | 状態になります。また、以下のフラグがクリアされます。                            |
|       |          | EXC, ACKD, TRC, STT, COI, MSTS, STD, SPT ビット          |
|       |          | 書き込まれた 1 は自動的に 0 になりますが、PCLK と IIC 内部サンプリング・クロックの周波数帯 |
|       |          | 域の差により、すぐにはクリアされません。その間にこのレジスタへの書き込みは行わないでくだ          |
|       |          | さい。動作を保証するためには、読み出しを行い本ビットが"O"になったことを確認してから書き         |
|       |          | 込みを行ってください。                                           |
| 5     | WREL     | ウエイト解除ビット。                                            |
|       |          | 1: 解除                                                 |
|       |          | 0: 状態を保持                                              |
|       |          | IICO 状態レジスタの TRC ビットが 1 の状態でこのビットに 1 を設定すると、ウエイト解除にあわ |
|       |          | せて TRC ビットが 0 にクリアされ、SDA 端子を開放(Hi-Z)します。              |
|       |          | 書き込まれた 1 は自動的に 0 になりますが、PCLK と IIC 内部サンプリング・クロックの周波数帯 |
|       |          | 域の差により、すぐにはクリアされません。その間にこのレジスタへの書き込みは行わないでくだ          |
|       |          | さい。動作を保証するためには、読み出しを行い本ビットが"O"になったことを確認してから書き         |
|       |          | 込みを行ってください。                                           |
| 4     | SPIE     | ストップ・コンディション検出による割り込み発生許可ビット。                         |
|       |          | 1: 許可                                                 |
|       |          | 0: 禁止                                                 |
| 3     | WTIM     | ウエイトおよび割り込み発生の制御ビット(CBUSではなくIICで使う場合は 1を設定して下さい)      |
|       |          | 1: SCL クロック 9 サイクル目の立ち下がりで割り込み要求発生                    |
|       |          | マスタの場合: SCL クロック 9 サイクル出力後に、SCL クロック出力を               |
|       |          | "Low"レベルのままウエイトします。                                   |
|       |          | スレーブの場合:SCL クロック 9 サイクル入力後に、SCL クロックをロウ・              |
|       |          | レベルにドライブしてマスタをウエイトさせます。                               |
|       |          | 0: SCL クロック 8 サイクル目の立ち下がりで割り込み要求発生                    |
|       |          | マスタの場合: SCL クロック 8 サイクル出力後に、SCL クロック出力を               |
|       |          | "Low"レベルのままウエイトします。                                   |
|       |          | スレーブの場合:SCL クロック 8 サイクル入力後に、SCL クロックをロウ・              |
|       |          | レベルにドライブしてマスタをウエイトさせます。                               |
|       |          | アドレス転送中はWTIM ビットの設定は無効です。転送終了時にこのビットの設定が参照されます。       |
|       |          | スレーブとして動作していて、拡張コードを受信した場合 (IICO 状態レジスタ: EXC=1) は、クロッ |
|       |          | ク8サイクル目の立ち下がり時にウエイトし割り込み要求が発生します。さらに、当フラグが1の          |
|       |          | 場合は、クロック9サイクル目の立ち下がり時にウエイトし割り込み要求が発生します。              |

図 15-6 IICO コントロール・レジスタ (1/2)

| ビット位置 | ビット名 | 機 能                                                         |
|-------|------|-------------------------------------------------------------|
| 2     | ACKE | アクノリッジ制御ビット。                                                |
|       |      | 1: 許可(9 クロック・サイクル中に,SDA 端子を"Low"レベルにします)                    |
|       |      | 0: 禁止                                                       |
|       |      | アドレス転送中は無効です。(フラグを参照せずにアクノリッジを返送します)。                       |
|       |      | ただし,拡張コードを受信した場合(IICO 状態レジスタ:EXC=1)は,アドレス転送中でも有効です。         |
| 1     | STT  | スタート・コンディション・トリガ・ビット。                                       |
|       |      | 1書き込み :                                                     |
|       |      | (1) バスが開放されている時 (ストップ状態)                                    |
|       |      | スタート・コンディションの生成(マスタとしての起動)                                  |
|       |      | SDA 端子を"High"レベルから"Low"レベルに変化させ、スタート・コンディ                   |
|       |      | ションを生成します。                                                  |
|       |      | その後、規格の時間を確保してから SCL 端子を"Low"レベルにします。                       |
|       |      | (2) バスに参加していない時                                             |
|       |      | スタート・コンディション出力を予約します(予約フラグ)                                 |
|       |      | 本フラグをセットすると、バスが開放された後に、自動的にスタート・コン                          |
|       |      | ディションを生成します。                                                |
|       |      | (3) ウエイト状態 (マスタ時)                                           |
|       |      | ウエイトを解除して、リスタートします。                                         |
|       |      | 0書き込み : 何もしません。                                             |
|       |      | セット条件:・CPU のレジスタ書き込み命令によるセット                                |
|       |      | クリア条件:・マスタでのスタート・コンディション生成後クリア                              |
|       |      | ・アービトレーションに負けたとき                                            |
|       |      | ・LREL=1 のとき                                                 |
|       |      | ・IICE=0 のとき                                                 |
|       |      | ・リセットによるクリア                                                 |
|       |      | 読み出すと常に0が返されます。                                             |
| 0     | SPT  | ストップ・コンディション・トリガ・ビット注。                                      |
|       |      | l 書き込み : ストップ・コンディションの生成 (マスタとしての転送終了)                      |
|       |      | SDA ラインを"Low"レベルにした後、SCL ラインを"High"レベルにするか、または、SCL が"High"レ |
|       |      | ベルになるのを待ちます。その後、規格の時間を確保し、SDA ラインを"Low"レベルから"High"レベ        |
|       |      | ルに変化させ、ストップ・コンディションを生成します。                                  |
|       |      | ウエイト状態時にセットすることで、ウエイトを解除してストップ・コンディションを生成します。               |
|       |      | 0書き込み : 何もしません。                                             |
|       |      | セット条件:・CPU のレジスタ書き込み命令によるセット                                |
|       |      | クリア条件:・ストップ・コンディション検出によるクリア                                 |
|       |      | ・アービトレーションに負けたとき                                            |
|       |      | ・LREL=1 のとき                                                 |
|       |      | ・IICE=0 のとき                                                 |
|       |      | ・リセットによるクリア                                                 |
|       |      | 読み出すと常に0が返されます。                                             |

図 15-7 IICO コントロール・レジスタ (2/2)

注意 SPT ビットのセットは、マスタのときのみ行ってください。 STT ビットと同時にセットすることはできません。

# 15.2.2.4 スレーブ・アドレス・レジスタ (SVA0)

| ı | ビット位置      | 7    |     | 6       | 5     | 4     | 3     | 2     | 1     | 0     | アドレス       |
|---|------------|------|-----|---------|-------|-------|-------|-------|-------|-------|------------|
| ı | ごット名       | SVAD | )7  | SVAD6   | SVAD5 | SVAD4 | SVAD3 | SVAD2 | SVAD1 | SVAD0 | EFFF_500CH |
| F | R/W        | R/W  |     | R/W     | R/W   | R/W   | R/W   | R/W   | R/W   | R     | 初期値        |
| 1 | 初期値        | 0    |     | 0       | 0     | 0     | 0     | 0     | 0     | 0     | 00H        |
|   | ビット位置 ビット名 |      | 卜名  |         | 機能    |       |       |       |       |       |            |
|   | [7:0]      |      | SVA | .D[7:0] |       | スレーブ・ | アドレス  |       |       |       |            |

スレーブとして使用する場合に、自局アドレスを設定するレジスタです。

注意 IICO 動作許可レジスタの IICE ビットをセットする前に値を設定してください。

図 15-8 スレーブ・アドレス・レジスタ

# 15.2.2.5 IIC0 転送クロック選択レジスタ(IICCL0)

|       | 1        | ſ        |     |     |     |     | ı   |     |            |
|-------|----------|----------|-----|-----|-----|-----|-----|-----|------------|
| ビット位置 | 7        | 6        | 5   | 4   | 3   | 2   | 1   | 0   | アドレス       |
| ビット名  | Reserved | Reserved | CLD | DAD | SMC | DFC | CL1 | CL0 | EFFF_5010H |
| R/W   | R        | R        | R   | R   | R/W | R/W | R/W | R/W | 初期値        |
| 初期値   | 0        | 0        | 0   | 0   | 0   | 1   | 0   | 0   | 04H        |

| ビット位置 | ビット名     | 機能                                     |
|-------|----------|----------------------------------------|
| [7:6] | Reserved | 予約。読み出すと0が返されます。書き込みは無効です。             |
| 5     | CLD      | SCL 端子のレベル検出ビット。                       |
|       |          | 1 : SCL 端子が"High"レベルであることを検出           |
|       |          | 0 : SCL 端子が"Low"レベルであることを検出            |
| 4     | DAD      | SDA 端子のレベル検出ビット。                       |
|       |          | 1 : SDA 端子が"High"レベルであることを検出           |
|       |          | 0 : SDA 端子が"Low"レベルであることを検出            |
| 3     | SMC      | 動作モード切り換えビット。                          |
|       |          | 1 : 高速モードで動作                           |
|       |          | 0:標準モードで動作                             |
| 2     | DFC      | デジタル・ノイズ・フィルタ動作許可ビット                   |
|       |          | 常に ON 設定にして使用してください。OFF 設定は禁止とします。     |
|       |          | 1 : デジタル・ノイズ・フィルタ ON(初期値)              |
|       |          | 0 : デジタル・ノイズ・フィルタ OFF(禁止)              |
|       |          | SCLI、SDAI への入力に対してフィルタリングをかけノイズを除去します。 |
| [1:0] | CL[1:0]  | 選択クロック・スピード(以下を参照してください)。              |

注意 CLD, DAD ビットは IICE=1 の時のみ値が有効となります(IICE=0 の場合には 0 がリードされます)。 DFC ビットは、常に ON にして使用してください。

### マスタ動作時における CLK1 への周波数制限 (スレーブ時には制限がありません)

|     |     | 選択クロッ               | .=                 |        |
|-----|-----|---------------------|--------------------|--------|
| CL1 | CLO | 標準モード               | 高速モード              | 選択クロック |
| 0   | 0   | 2.00MHz≦Fxx≦4.19MHz | 4.00MHz≦Fxx≦9.2MHz | CLK1   |
| 0   | 1   | 4.19MHz≦Fxx≦8.38MHz | 4.00MHz≦Fxx≦9.2MHz | CLK1   |
| 1   | 0   | 設定禁止                | 設定禁止               | _      |
| 1   | 1   | 設定禁止                | 設定禁止               | _      |

注意 1 IIC0 動作許可レジスタの IICE ビットをセットする前に必ず転送クロックの設定をしてください。 ここに書かれている周波数は、選択クロックの周波数です。

Fxx:選択クロックの周波数

標準モードは 2MHz 以上、高速モードは 4MHz 以上で使用可能です。

図 15-9 IICO 転送クロック選択レジスタ (1/2)

CL[1:0]が"00b, 01b"のとき, 高速モードでは同じ分周比となります。

標準モードの場合には、内部の時間を計測しているカウンタの値が変化するだけで回路としては 同じ動作となります。

シングル・マスタで使用した場合の転送周波数

| CL1 | CL0 | 標準モード  | 高速モード  |
|-----|-----|--------|--------|
| 0   | 0   | Fxx/44 | Fxx/24 |
| 0   | 1   | Fxx/86 | Fxx/24 |
| 1   | 0   | 設定禁止   | 設定禁止   |
| 1   | 1   | 設定禁止   | 設定禁止   |

Fxx : 選択クロックの周波数

図 15-10 IICO 転送クロック選択レジスタ (2/2)

# 15.2.2.6 IIC0 機能拡張レジスタ(IICX0)

| ビット位置 | 7        | 6        | 5        | 4        | 3        | 2        | 1        | 0   | アドレス       |
|-------|----------|----------|----------|----------|----------|----------|----------|-----|------------|
| ビット名  | Reserved | CLX | EFFF_5014H |
| R/W   | R        | R        | R        | R        | R        | R        | R        | R/W | 初期値        |
| 初期値   | 0        | 0        | 0        | 0        | 0        | 0        | 0        | 0   | 00H        |

| ビット位置 | ビット名     | 機能                                                 |
|-------|----------|----------------------------------------------------|
| [7:1] | Reserved | 予約。読み出すと 0 が返されます。書き込みは無効です。                       |
| 0     | CLX      | 高速モード転送クロック選択ビット。                                  |
|       |          | 1 : シングル・マスタ時の転送周波数が、基準クロック (IICO 転送クロック選択レジスタの    |
|       |          | CL ビットで選択)の 1/12 になります。                            |
|       |          | 0: IIC0 転送クロック選択レジスタの SMC ビットに設定されている転送スピードで動作します。 |
|       |          | このビットは高速モード時のみ有効です。                                |

選択されたクロックの周波数は 4MHz~4.6MHz の間で使用してください。

シングル・マスタで使用した場合の転送周波数

高速モード

Fxx/12

Fxx : 選択クロックの周波数

図 15-11 IICO 機能拡張レジスタ

# 15.2.2.7 IIC0 状態レジスタ(IICSO)

EXC

5

| ヒット位置 | 7    | 6   |    | 5      | 4        | 3             | 2        | 1      | 0              | アトレス           |
|-------|------|-----|----|--------|----------|---------------|----------|--------|----------------|----------------|
| ビット名  | MSTS | ALD |    | EXC    | COI      | TRC           | ACKD     | STD    | SPD            | EFFF_5018H     |
| R/W   | R    | R   |    | R      | R        | R             | R        | R      | R              | 初期値            |
| 刃期値   | 0    | 0   |    | 0      | 0        | 0             | 0        | 0      | 0              | 00H            |
| ビット位i | 置ビ   | ット名 | 機  | 能      |          |               |          |        |                |                |
| 7     | MS   | STS | マス | タ状態確認  | 図フラグ     |               |          |        |                |                |
|       |      |     | 1  | : マスタ道 | 通信状態     |               |          |        |                |                |
|       |      |     | 0  | :スレーフ  | ブ状態または   | は通信待機状        | 能        |        |                |                |
|       |      |     | セッ | ト条件:   | スタート・    | コンディシ         | ョン生成時    |        |                |                |
|       |      |     | クリ | ア条件:・  | ストップ・    | コンディシ         | ョン検出時    |        |                |                |
|       |      |     |    |        | アービトレ    | ノーション負        | けによるクリ   | ア      |                |                |
|       |      |     |    |        | LREL=1の  | とき 注1         |          |        |                |                |
|       |      |     |    |        | IICE=0 o | とき            |          |        |                |                |
|       |      |     |    |        | リセットに    | よるクリア         |          |        |                |                |
| 6     | AL   | .D  | アー | ビトレーシ  | /ョン負け核   | <b>美</b> 出    |          |        |                |                |
|       |      |     | 1  | : アービト | トレーション   | ノに負けた状        | 態(MSTS ビ | ットがクリフ | <b>?</b> されます) |                |
|       |      |     | 0  | : アービト | トレーション   | <b>ノが起こって</b> | いない状態    | 又は, アー | ビトレーショ         | ン              |
|       |      |     |    | に勝った   | :状態      |               |          |        |                |                |
|       |      |     | セッ | ト条件:   | アービトレ    | ノーションに        | 負けたとき    |        |                |                |
|       |      |     | クリ | ア条件:・  | リード後,    | 自動的にク         | リア       |        |                |                |
|       |      |     |    |        | IICE=0 の | とき            |          |        |                |                |
|       |      |     |    |        | リセットに    | よるクリア         |          |        |                |                |
|       |      |     | この | ビットは,  | 本レジスタ    | マをリードす        | るとクリアさ   | れますが,  | クリアには PC       | CLK と IIC 内部サン |

セット条件:・受信したアドレスの上位 4bit が"0000"または"1111"の時

0: 拡張コードを受信していません

拡張コード受信検出

1: 拡張コードを受信

(SCL クロック 8 サイクル目立ち上がりタイミング時にセット)

ありますので転送期間中は必ず IICSEO を使用するようにしてください。

リング・クロックの周波数帯域の差により読み出しデータにはすぐには反映されません。

また、転送期間中に本レジスタの読み出しを行うと、アービトレーション負けが起こった場合でも、意図せずにマクロ内のアービトレーションフラグをクリアしてしまい、誤動作することが

クリア条件:・スタート・コンディション検出時

・ストップ・コンディション検出時

・LREL=1 によるクリア 注1

・IICE=0 のとき

・リセットによるクリア

図 **15-12** IICO 状態レジスタ (1/3)

注 1 IICO コントロール・レジスタの LREL= 1 を書き込んだ場合でも、PCLK と IIC 内部サンプリング・クロックの周波数帯域の差により、本ビットへのクリアはすぐには反映されません。クリアされたことを確認するには、読み出しを行い"O"になったことを確認してください。

| アドレス

| ビット位置 | ビット名 | 機能                                      |
|-------|------|-----------------------------------------|
| 4     | COI  | アドレス一致検出                                |
|       |      | 1: アドレスが一致                              |
|       |      | 0: アドレスが一致していません                        |
|       |      | セット条件:・受信アドレスが自局アドレス(SVA0)と一致した時        |
|       |      | (SCL クロック 8 サイクル目立ち上がりタイミング時にセット)       |
|       |      | クリア条件:・スタート・コンディション検出時                  |
|       |      | ・ストップ・コンディション検出時                        |
|       |      | ・LREL=1 によるクリア 注 1                      |
|       |      | ・IICE=0 のとき                             |
|       |      | ・リセットによるクリア                             |
| 3     | TRC  | 送信/受信状態検出                               |
|       |      | 1: 送信状態                                 |
|       |      | SDA 端子にシリアル・データ値を出力できる状態にします。           |
|       |      | (先頭バイトの SCL クロック 9 サイクル目の立ち下がり以降に有効)    |
|       |      | 0: 受信状態(送信状態以外) SDA 端子を Hi-Z にします。      |
|       |      | セット条件:                                  |
|       |      | マスタの場合                                  |
|       |      | ・スタート・コンディション生成時(STD=1&MSTS=1)          |
|       |      | ・先頭バイトの LSB(転送方向指定ビット)に"Low"レベルを出力した時   |
|       |      | スレーブの場合                                 |
|       |      | ・先頭バイトの LSB(転送方向指定ビット)で"High"レベルが入力された時 |
|       |      | クリア条件:                                  |
|       |      | ・ストップ・コンディション検出時                        |
|       |      | ・アービトレーション負けによるクリア                      |
|       |      | ・LREL=1 によるクリア 注 1                      |
|       |      | ・IICE=0 のとき                             |
|       |      | ・WREL=1 によるクリア(※) <b>注 1</b>            |
|       |      | ・リセットによるクリア                             |
|       |      | ・通信不参加の場合                               |
|       |      | マスタの場合                                  |
|       |      | ・先頭バイトの LSB(転送方向指定ビット)に"High"レベルを出力した時  |
|       |      | スレーブの場合                                 |
|       |      | ・スタート・コンディション検出時(STD=1&MSTS=0)          |
|       |      | ・先頭バイトの LSB(転送方向指定ビット)で"Low"レベルが入力されたとき |
|       |      | ウエイト期間中に WREL ビットをセットするとクリアされます。        |

図 **15-13** IICO 状態レジスタ (2/3)

注1 IICO コントロール・レジスタの LREL= 1 を書き込んだ場合でも、PCLK と IIC 内部サンプリング・クロックの周波数帯域の差により、本ビットへのクリアはすぐには反映されません。クリアされたことを確認するには、読み出しを行い"O"になったことを確認してください。

| ビット位置 | ビット名 | 機能                                         |
|-------|------|--------------------------------------------|
| 2     | ACKD | アクノリッジ検出                                   |
|       |      | 1: アクノリッジを検出                               |
|       |      | 0: アクノリッジを検出していません                         |
|       |      | セット条件:・SCL クロック 9 サイクル目の立ち上がり時に、SDA 端子がロウ・ |
|       |      | レベルであったとき                                  |
|       |      | クリア条件:・次バイトの, SCL クロック 1 サイクル目の立ち上がり時      |
|       |      | ・ストップ・コンディション検出時                           |
|       |      | ・LREL=1 によるクリア <b>注 1</b>                  |
|       |      | ・IICE=0 のとき                                |
|       |      | ・リセットによるクリア                                |
| 1     | STD  | スタート・コンディション検出                             |
|       |      | 1: スタート・コンディションを検出、アドレス転送期間であることを示します。     |
|       |      | 0: スタート・コンディションを検出していません。                  |
|       |      | セット条件:・スタート・コンディション検出時                     |
|       |      | クリア条件:・アドレス転送期間の次バイトの、SCL クロック 1 サイクル目の    |
|       |      | 立ち上がり時                                     |
|       |      | ・ストップ・コンディション検出時                           |
|       |      | ・LREL=1 によるクリア 注 1                         |
|       |      | ・IICE=0 のとき                                |
|       |      | ・リセットによるクリア                                |
| 0     | SPD  | ストップ・コンディション検出                             |
|       |      | 1 : ストップ・コンディションを検出                        |
|       |      | あるマスタでの通信が終了し、バスが開放されていることを示します。           |
|       |      | 0 : ストップ・コンディションを検出していません。                 |
|       |      | セット条件:・ストップ・コンディション検出時                     |
|       |      | クリア条件:・SPD セット後にスタート・コンディションを検出,その後のア      |
|       |      | ドレス転送バイトの SCL クロック 1 サイクル目の立ち上がり時          |
|       |      | ・IICE=0 のとき                                |
|       |      | ・リセットによるクリア                                |

図 **15-14** IICO 状態レジスタ (3/3)

注1 IICO コントロール・レジスタの LREL= 1 を書き込んだ場合でも、PCLK と IIC 内部サンプリング・クロックの周波数帯域の差により、本ビットへのクリアはすぐには反映されません。クリアされたことを確認するには、読み出しを行い"O"になったことを確認してください。

# 15.2.2.8 IIC0 状態レジスタ(IICSEO)(エミュレーション用リード専用レジスタ)

| ビット位置 | 7    | 6   | 5   | 4   | 3   | 2    | 1   | 0   | ] -      |
|-------|------|-----|-----|-----|-----|------|-----|-----|----------|
| ビット名  | MSTS | ALD | EXC | COI | TRC | ACKD | STD | SPD | E        |
| R/W   | R    | R   | R   | R   | R   | R    | R   | R   | <b>†</b> |
| 初期値   | 0    | 0   | 0   | 0   | 0   | 0    | 0   | 0   | C        |

アドレス EFFF\_501CH 初期値 00H

エミュレーション用状態レジスタ(IICSEO)を使用すると、ALD ビットをクリアせずに IICO 状態レジスタ(IICSO)と同じステータス・ビットを読み出すことができます。

図 **15-15** IICO 状態レジスタ

# 15.2.2.9 IIC0 フラグ・レジスタ(IICF0)

| ビット位置 | 7    | 6      | 5        | 4            | 3        | 2        | 1     | 0      | アドレス              |
|-------|------|--------|----------|--------------|----------|----------|-------|--------|-------------------|
| ビット名  | STCF | IICBSY | Reserved | Reserve<br>d | Reserved | Reserved | STCEN | IICRSV | EFFF_5020H<br>初期値 |
| R/W   | R    | R      | R        | R            | R        | R        | RW    | RW     | 00H               |
| 初期値   | 0    | 0      | 0        | 0            | 0        | 0        | 0     | 0      |                   |

| ビット位置 | ビット名     | 機能                                                                                                    |
|-------|----------|-------------------------------------------------------------------------------------------------------|
| 7     | STCF     | STT クリアフラグ                                                                                            |
|       |          | 1:STT フラグクリア                                                                                          |
|       |          | 0:スタート・コンディション発行                                                                                      |
|       |          | セット条件<br>通信予約禁止(IICRSV=1)設定時の STT のクリア<br>クリア条件                                                       |
|       |          | STT セットによりクリア。                                                                                        |
| 6     | IICBSY   | リセット入力によるクリア(PRESETN or IICE=0)         IIC バス状態フラグ         1:バス通信状態         0:バス開放状態                 |
|       |          | セット条件 スタート・コンディションの検出。 STCEN = 0 時の IICE のセット。 クリア条件 ストップ・コンディション検出。 リセット入力によるクリア(PRESETIN OR IICE=0) |
| [5:2] | Reserved | 予約。読み出すと O が返されます。書き込みは無効です。                                                                          |

| ビット位置 | ビット名   | 機 能                                       |
|-------|--------|-------------------------------------------|
| 1     | STCEN  | 初期スタート許可トリガ                               |
|       |        | 1:動作許可後(IICE=1)後、ストップ・コンディションを検出せずに       |
|       |        | スタート・コンディションを生成します                        |
|       |        | 0:動作許可(IICE=1)後, ストップ・コンディションを検出しないと      |
|       |        | スタート・コンディションを生成しません。                      |
|       |        | セット条件                                     |
|       |        | 命令による"1"書込み                               |
|       |        | クリア条件                                     |
|       |        | 命令による"0"書込み                               |
|       |        | スタート・コンディション検出によるクリア。                     |
|       |        | リセット入力によるクリア(PRESETn のみ)                  |
|       |        | 本ビットを1にセットする場合は、他のIIC が通信中でないときにセットして     |
|       |        | ください。                                     |
|       |        | 他の IIC が通信中に本ビットを 1 にセットし STT を 1 にセットすると |
|       |        | スタート・コンディションを発行し通信中であるデータを破壊します。          |
|       |        | したがって、本ビットを使用する際は十分にシステム的に注意をしてください       |
| 0     | IICRSV | 通信予約機能禁止ビット                               |
|       |        | 1:通信予約禁止                                  |
|       |        | O:通信予約許可                                  |
|       |        | セット条件                                     |
|       |        | 命令による"1"書込み                               |
|       |        | クリア条件                                     |
|       |        | 命令による"0"書込み                               |
|       |        | リセット入力によるクリア(PRESETn のみ)                  |

図 **15-16** IICO フラグ・レジスタ (2/2)

注意 STCEN ビットを 1 にセット後、IICO コントロール・レジスタの STT ビットでスタート・コンディション・トリガをセットした場合は、実際にスタート・コンディションが生成されるまでは STCEN ビットの値を 0 にしないでください。

# 15.2.3 レジスタ・アクセスに関する注意事項

本マクロを使用する場合に、APB の同期クロックである PCLK と、IIC 内部サンプリング・クロック (IICO クロック選択レジスタで選択されるクロック) の周波数帯域に差 (PCLK>IIC 内部サンプリング・クロック) があることが予想されます。

このため、プログラムを設計する際には、レジスタの設定順序、使用方法について以下の注意事項を厳守してください。

表 15-3 レジスタ・アクセスに関する注意事項

| レジスタ    | ビット     | 提起事項                                              |
|---------|---------|---------------------------------------------------|
| IICACT0 | IICE    | ライト後、リード・データとして反映されるまで、IIC 内部サンプリング・クロックで最大       |
|         |         | 3クロックかかります。                                       |
|         |         | ライト後は必ずリードを行い、期待するデータになったことを確認してください。             |
|         |         | 本ビットをOにする場合は、マクロの動作が完全に終了した状態になったことを確認して          |
|         |         | からにしてください。例えば、IICCOのSTPビットに書き込みを行った次のサイクルで本       |
|         |         | ビットに0を書き込んだ場合,ストップ・コンディションが発行されない場合があります。         |
| IIC0    | -       | ライトから転送が終了するまでは、アクセスしないでください。                     |
|         |         | また転送中は、転送モードにかかわる他のレジスタの設定変更は行わないでください。           |
| IICC0   | LREL    | 1 をライト後、自動的にクリアされるまで IIC 内部サンプリング・クロックで最大 3 クロッ   |
|         |         | <b>クかかります。</b>                                    |
|         |         | 1をライト後は、リードを行いクリアされたことを確認してください。                  |
|         | WREL    | 1 をライト後、自動的にクリアされるまで IIC 内部サンプリング・クロックで最大3クロッ     |
|         |         | <b>クかかります。</b>                                    |
|         |         | 1をライト後は、リードを行いクリアされたことを確認してください。                  |
| SVA0    | -       | IICACTOで動作を許可する前に設定してください。                        |
| IICCL0  | CL[1:0] | IICACTOで動作を許可する前に設定してください。                        |
| IICS0   | ALD     | リード後に自動的にクリアされるまで、 IIC 内部サンプリング・クロックで最大 1 クロッ     |
|         |         | <b>クかかります。</b>                                    |
|         |         | また転送動作中は、本レジスタの読み出しは行わないでください。                    |
| IICF0   | STCEN   | STCEN ビットを 1 にセットした後は、スタート・コンディションが生成されるまで STCEN  |
|         |         | ビットの値をOにしないでください。                                 |
|         |         | IICC0のSTTビットへ 1 を書き込んだ後に、本ビットを 1 に設定してスタート・コンディショ |
|         |         | ンを発生させると誤動作しますので、そのような使い方はしないでください。               |

# 15.3 動作

本 IIC バス機能は、IIC バスのマスタ及びスレーブ動作を行う場合に使用します。

本 IIC バス機能は、マルチ・マスタのシリアル・バスで、シリアル・クロック(IIC\_SCL)と、シリアル・データ・バス(IIC\_SDA)の2本の信号線で複数のデバイスとの通信を行うことができるようにクロック同期式のシリアル I/O 方式に、バス構成のための機能が追加されたフォーマットになっています。そのため、複数のマイコンや周辺 IC でシリアル・バスを構成する場合に、使用するポート数や基盤上の配線数を削減することが可能です。マスタは、スレーブに対してシリアル・データ・バス上に"スタート・コンディション"、"スレーブ・アドレス"、"データ"、および"ストップ・コンディション"を出力することができます。

スレーブは、受信したこれらのデータをハードウエアにより自動的に検出します。この機能により、応用プログラムの IIC バス制御部分を簡単にすることが可能です。

IIC バスでは、シリアル・クロック端子(IIC\_SCL)とシリアル・データ・バス端子(IIC\_SDA)は、オープン・ドレイン出力になっているため、シリアル・クロック・ライン及びシリアル・データバスラインにはプルアップ抵抗が必要です。

### 15.3.1 IIC バスの機能

IIC バスの機能について次に示します。

# 15.3.2 シリアル・データの自動判別機能

シリアル・データ・バス上の"スタート・コンディション", "スレーブ・アドレス", "データ", および"ストップ・コンディション"を自動的に検出します。

# 15.3.3 アドレスによるチップセレクト

マスタ動作時は、スレーブ・アドレスもしくは拡張コードを送信することにより、IIC バスに接続した特定のスレーブ・デバイスを選択し通信することができます。

### 15.3.4 ウェイクアップ機能

スレーブ動作時は、受信したアドレスがスレーブ・アドレス・レジスタ(SVAO)の値と一致した場合と、拡張コードを受信した場合にのみ割込みを発生します。したがって、IIC バス上の選択されたスレーブ以外の CPU はシリアル通信に関係なく動作することができます。

# 15.3.5 アクノリッジ (ACK) 制御機能

マスタ/スレーブ動作時に、シリアル通信が正常に実行されたことを確認するためのアクノリッジ信号を制御することができます。

### 15.3.6 ウエイト(WAIT)制御機能

ウエイト状態を知らせるためのウエイト信号制御が行えます。

### 15.3.7 アービトレーション制御機能

複数のマスタが、同時に"スタート・コンディション"を発生した時に、シリアル・クロック(IIC\_SCL)の同期調整の後に、シリアル・データ・バス(IIC\_SDA)端子のレベルの比較を行い、最終的にマスタを選択するための制御ができます。

# 15.3.8 IIC バスの動作

IIC バスのシリアル・データ通信フォーマット及び、使用する信号の意味について次に示します。

IIC バスのシリアル・データ・バス上に出力される"スタート・コンディション", "スレーブ・アドレス", "データ", 及び"ストップ・コンディション"の各転送タイミングを 図 15-17 に示します。



- ・スタート・コンディション、スレーブ・アドレス、ストップ・コンディションはマスタが出力します。
- ・アクノリッジ信号(ACK)は、マスタ、スレーブのどちらでも出力できます。(通常、8ビットデータの受信側が出力します。)
- ・シリアル・クロック (SCL) はマスタが出力します。

図 15-17 ||C バスのシリアル・データ転送タイミング

# 15.3.8.1 スタート・コンディション

**SCL** 端子が"High"レベルの時(シリアル・クロックが出力されていない時)に、**SDA** 端子が"High"レベルから"Low"レベルに変化するとスタート・コンディションとなります。

スタート・コンディションは、マスタがスレーブに対してシリアル転送を開始する時に出力する信号です。

スレーブはスタート・コンディションを検出するハードウエアを内蔵しています。



図 15-18 スタート・コンディション

なお、後述のストップ・コンディションによりシリアル転送が終了しますが、スタート後、ストップ・コンディションが生成される前に再びスタート・コンディションが生成された場合、これをリスタート・コンディションと呼びます。

# 15.3.8.2 アドレス

スタート・コンディションに続く7ビットデータはアドレスと定義されています。

アドレスは、バスラインに接続されている複数のスレーブの中から特定のスレーブを選択するために、マスタが出力する7ビットデータです。したがって、バスライン上のスレーブはすべて異なるアドレスにしておく必要があります。

スレーブは、ハードウエアによって **SDA** ライン上のデータがアドレスであることを検出し、さらに、7ビットデータがスレーブ・アドレス・レジスタ(**SVAO**)と一致しているか調べます。この時、7ビット・データとスレーブ・アドレス・レジスタの値が一致すると、そのスレーブが選択されたことになり、以後、マスタがスタート・コンディションまたはストップ・コンディションを送信するまでマスタとの通信を行います。



図 15-19 アドレス

# 15.3.8.3 転送方向指定

マスタは、7 ビットのアドレスに続いて、転送方向を指定するため 1 ビット・データを送信します。 この転送方向ビットが 0 の時、マスタがスレーブにデータを送信することを示します。 この転送方向ビットが 1 の時、マスタがスレーブからデータを受信することを示します。



図 15-20 転送方向指定

# 15.3.8.4 アクノリッジ信号(ACK)

アクノリッジ信号は、送信側と受信側における、シリアル・データ受信のための信号です。

受信側は、8 ビット・データを受信する毎にアクノリッジ信号を返送します。アクノリッジ信号は IIC\_SCL ライン上の 9 回目のクロック High 期間に IIC\_SDA ラインを Low とすることにより生成されます。

送信側は、8 ビット送信後、受信側からアクノリッジ信号が返されたか検出を行います。 アクノリッジ信号が返された時、受信が正しく行われたものとして次の処理を行います。 また、スレーブからアクノリッジ信号が返らない場合は受信が正しく行われないので、マスタは、 ストップ・コンディションを出力し送信を中止します。



図 15-21 アクノリッジ信号

# 15.3.8.5 ストップ・コンディション

IIC\_SCL 端子が"High"レベルの時(シリアル転送が終了し,シリアル・クロックが出力されていない時)に、IIC\_SDA 端子が"Low"レベルから"High"レベルに変化するとストップ・コンディションとなります。

ストップ・コンディションはマスタがスレーブに対してシリアル転送が終了した時に出力する信号です。スレーブはストップ・コンディションを検出するハードウエアを内蔵しています。



図 15-22 ストップ・コンディション

# 15.3.8.6 ウエイト信号(WAIT)

ウエイト信号は、マスタ・スレーブがデータ送受信の準備中(ウエイト状態)であることを通信相手に知らせるための信号です。

本マクロは、IIC\_SCL 端子を"Low"レベルにすることにより、通信相手にウエイト状態を知らせます。マスタは、ウエイト信号が解除されると次の転送を開始することが可能となります。



図 15-23 ウエイト信号 8クロック・ウエイト時



図 15-24 ウエイト信号 9クロック・ウエイト時

# 15.3.9 シフト・レジスタ (IICO) の動作

IIC0 シフト・レジスタ (IIC0) は、シリアル・クロック (IIC\_SCL) の立ち上がりに同期してシフト動作を行います。IIC\_SCL の立ち上がりで最上位ビット側へ 1 ビットシフトし、同時に IIC\_SDA ラインの値を最下位ビットに取り込みます。

図 15-25 にシフト動作例を示します。 (アドレス転送, 9 クロック・ウエイト時)



図 15-25 シフト・レジスタの動作例

# 15.3.10 拡張コード

受信アドレスの上位 4bit が"0000"および"1111"の時を拡張コード受信として, 拡張コード受信フラグ(EXC)をセットし, 8 クロック目立ち下がりタイミングで割込み要求信号(INTIICO) を発生します。

SVAO レジスタに格納された自局アドレスは影響しません。

10 ビットアドレス転送において、スレーブ・アドレス・レジスタに"11110xx"を設定し、マスタから "11110xx"が転送されてきた場合、上位 4bit データの一致により EXC=1, 7 ビットデータの一致により COI =1 となります。

但し、割込み要求信号(INTIICO)は、8クロック目立ち下がりタイミングで発生します。

割込み要求信号発生後の処理においては、拡張コードに続くデータにより異なるため、ソフトウエアに任せることとします。

例えば、拡張コード受信後、スレーブとして動作したくない場合は、IICO コントロール・レジスタにて通信退避状態(LREL=1)を設定します。

表 15-4 拡張コードのビット定義

| スレーブ・アドレス | R/W ビット | 説明                       |
|-----------|---------|--------------------------|
| 0000 000  | 0       | ジェネラル・コール・アドレス           |
| 000 000   | 1       | スタート・バイト                 |
| 0000 001  | ×       | CBUS アドレス                |
| 0000 010  | ×       | 異なるバスフォーマット用に予約されているアドレス |
| 0000 011  | ×       |                          |
| 0000 1xx  | X       | 将来の利用のために予約済み            |
| 1111 1xx  | X       |                          |
| 1111 0xx  | ×       | 10 ビット・スレーブ・アドレス指定       |

# 15.3.11 アービトレーション

複数のマスタがスタート・コンディションを同時に発生した場合、データが異なるまでクロックの調整をしながらマスタ通信を行います。IIC\_SCL ラインが"High"の時、IIC\_SDA ラインに"High"を出力しようとするマスタ(図 15-26:マスタ 1)と"Low"を出力しようとするマスタ(図 15-26:マスタ 2)があったとします。このような場合、IIC\_SDA ラインに"Low"を出力しようとするマスタの通信が優先され、"High"を出力しようとしたマスタは通信が許可されません。このような手順をアービトレーション(Arbitration)と呼び、通信を許可されない状態をアービトレーション負けと呼びます。

アービトレーションに負けたマスタは、アービトレーションに負けたタイミングで、アービトレーション 負けフラグ(IICO 状態レジスタ: ALD)をセットし、IIC\_SCL/IIC\_SDA ラインとも HiZ 状態のまま、スレー ブ待機状態となります。

次の割込み要求発生タイミングにて、ソフトウェアによりフラグの検出を行います。

割込み発生タイミングについては、「15.3.13 IIC 割り込み要求 (INTIICO) 発生タイミングおよびウエイト 制御」を参照してください。



図 15-26 アービトレーションの例

アービトレーションが起こる状態を以下に示します。

表 15-5 アービトレーション発生時の状態と割り込み要求発生タイミング

| アービトレーション発生時の状態                       | 割り込み要求発生タイミング                              |
|---------------------------------------|--------------------------------------------|
| アドレス送信中                               | バイト転送後8または9クロック目の立ち下がり注!                   |
| アドレス送信後のリード/ライト情報                     |                                            |
| 拡張コード送信中                              |                                            |
| 拡張コード送信後のリード/ライト情報                    |                                            |
| データ送信中                                |                                            |
| データ受信後の ACK 転送期間中                     |                                            |
| データ転送中,リスタート・コンディション検出                |                                            |
| データ転送中,ストップ・コンディション検出                 | ストップ・コンディション出力時(SPIE = 1 時) <sup>注</sup> 2 |
| リスタート・コンディションを出力しようとしたがデータが"Low"レベル   | バイト転送後8または9クロック目の立ち下がりギノ                   |
| リスタート・コンディションを出力しようとしたがストップ・コンディション   | ストップ・コンディション出力時(SPIE = 1 時) <sup>注2</sup>  |
| 検出                                    |                                            |
| ストップ・コンディションを出力しようとしたがデータが"Low"レベル    | バイト転送後8または9クロック目の立ち下がり注口                   |
| リスタート・コンディションを出力しようとしたが SCL が"Low"レベル |                                            |

- 注1 WTIM=1(IIC0コントロール・レジスタ)の場合には、9クロック目の立ち下がりタイミングで割り 込み要求を発生します。WTIM=0および拡張コードのスレーブ・アドレス受信時には、8クロック目 の立ち下がりタイミングで割り込み要求を発生します
- 注2 アービトレーションが起こる可能性がある場合、マスタ動作では SPIE = 1(IICO コントロール・レジスタ)にしてください。

# 15.3.12 アドレスの一致検出方法

IIC バスでは、マスタがスレーブ・アドレスを送信することにより、特定のスレーブ・デバイスを選択できます。また、アドレス一致の検出はハードウェアで自動的に行われます。スレーブ・アドレス・レジスタに自局アドレスを設定した場合、マスタから送信されたスレーブ・アドレスとスレーブ・アドレス・レジスタに設定したアドレスが一致したとき、または拡張コードを受信した場合だけ、INTIICO割り込み要求が発生します。

# 15.3.13 IIC 割り込み要求 (INTIICO) 発生タイミングおよびウエイト制御

IICO コントロール・レジスタの WTIM の設定で、次に示すタイミングで割り込み要求 INTIICO が発生して、ウエイト制御を行います。表中の数字は、シリアル・クロックのクロック数を示しています。また、割り込み要求、ウエイト制御ともにシリアル・クロックの立ち下がりに同期します。

表 15-6 INTIICO 発生タイミングおよびウエイト制御

| WTIM | スレーブ動作             | 寺               |                 | マスタ動作時 |       |       |
|------|--------------------|-----------------|-----------------|--------|-------|-------|
|      | アドレス               | データ受信           | データ送信           | アドレス   | データ受信 | データ送信 |
| 0    | 9 <sup>注1,2</sup>  | 8 <sup>注2</sup> | 8 <sup>注2</sup> | 9      | 8     | 8     |
| 1    | 9 <sup>注1, 2</sup> | 9 <sup>注2</sup> | 9 <sup>注2</sup> | 9      | 9     | 9     |

注 1 スレーブの INTIICO 要求およびウエイトは、スレーブ・アドレス・レジスタに設定しているアドレス と一致したときにのみ、9 クロック目の立ち下がりで発生します。

また、このとき、IICO コントロール・レジスタの ACKE の設定にかかわらず、ACK が出力されます。 拡張コードを受信したスレーブは 8 クロック目の立ち下がりで INTIICO を発生します

注2 スレーブ・アドレス・レジスタと受信したアドレスが一致していない場合は、INTIIC0 もウエイトも 発生しません

#### (1) アドレス送受信時

・スレーブ動作時:WTIM ビットにかかわらず、割り込みおよびウエイト・タイミングが決まります。

・マスタ動作時 : WTIM ビットにかかわらず、割り込みおよびウエイト・タイミングは、9 クロック目 の立ち下がりで発生します。

#### (2) データ受信時

マスタ/スレーブ動作時:WTIM ビットにより、割り込みおよびウエイト・タイミングが決まります。

### (3) データ送信時

マスタンスレーブ動作時:WTIMビットにより、割り込みおよびウエイト・タイミングが決まります。

#### (4) ウエイト解除方法

ウエイトの解除方法には次の4つがあります。

- ・IICO コントロール・レジスタの WREL = 1
- ・IICO シフト・レジスタのライト動作
- ・スタート・コンディションのセット(IICO コントロール・レジスタの STT = 1)
- ・ストップ・コンディションのセット(IICO コントロール・レジスタの SPT = 1)

**8** クロック・ウエイト選択(WTIM = 0)時は、ウエイト解除前に ACK の出力レベルを決定する必要があります。

### (5) ストップ・コンディション検出

INTIICOは、ストップ・コンディションを検出すると発生します。

# 15.3.13.1 動作シーケンスと IIC 割り込み要求 (INTIIC0)

次に、INTIICO 割り込み要求発生タイミングと、INTIICO 割り込みタイミングでの IIC 状態レジスタ (IICSO)の値を示します。

注意 1 LREL: IICO コントロール・レジスタ (通信退避)

SPIE: IICO コントロール・レジスタ (ストップ・コンディション割り込み許可)

WTIM: IIC0 コントロール・レジスタ (ウエイトおよび割り込み制御)

STT : IICO コントロール・レジスタ (スタート・コンディション・トリガ)

SPT : IICO コントロール・レジスタ (ストップ・コンディション・トリガ)

ALD : IIC O状態レジスタ (アービトレーション負け検出)

注意 2 △は、SPIE の状態によって、割込みが発生しない場合があるために、▲と分けて表示します。

注意 3 IIC0 状態レジスタ(IICS0)の値の中で、"x"は不定ではなく、"1"または"0"のどちらの場合も存在することを意味 します

注意4 IICマクロの割り込みの解除について。

以下にIICマクロの割り込み解除タイミングを示します。

- 1. リセット時
- 2. IICEビットがクリアされた場合
- 3. 割り込みが発生したのち、最初のSCLIOの立ち上がりサイクル
  - 例) マスタ動作時
    - (1) スレーブ・アドレス転送後に割り込み発生
    - (2) 続くデータ転送最初のSCLIOの立ち上がりで割り込み解除
- 4. 割り込みが発生したのち、最初のSCLIOの立下りサイクルで

かつそのタイミングで割り込みが発生する要因がない場合

- 例)マスタ動作時
  - (1) ストップ・コンディション発行で割り込み発生
  - (2) 続いてスタート・コンディション発行
  - (3) スレーブ・アドレス転送開始までに発生する最初のSCLIOの立下りサイクルで割り込み解除

#### ●マスタ動作

1-a) Start~Address~Data~Data~~Stop (WTIM = 0の時)

| ST | AD6-0 | RW | AK | D7-0 | AK       | D7-0 | AK          | SP         |         |
|----|-------|----|----|------|----------|------|-------------|------------|---------|
| ·  |       | •  |    | 1 .  | <b>2</b> |      | <b>4</b> 3. | <b>4</b> 4 | _<br>△5 |

- 1. IICS0 = 1000x110
- 2.  $IICSO = 1000 \times 000$
- 3. IICS0 =1000x000 (WTIM をセット)
- 4. IICS0 =1000xx00 (SPT をセット)
- 5. IICS0 =00000001 (SPIE = 1 のときのみ)

#### 1-b) Start~Address~Data~Data~~Stop (WTIM = 1の時)

| ST | AD6-0 | RW | AK | D7-0 | AK | D7-0 | AK | SP  |    |
|----|-------|----|----|------|----|------|----|-----|----|
|    | -     | -  |    | 1    |    | 2    |    | 3 2 | ∆4 |

- 1. IICS0 = 1000x110
- 2.  $IICSO = 1000 \times 100$
- 3. IICS0 =1000xx00 (SPT をセット)
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

### 2-a) Start~Address~Data~~Start~Address~Data~~Stop (WTIM =0 の時)

| ST | AD6-0 | RW | AK | D7-0 | AK | ST | AD6-0 | RW | AK | D7-0 | AK                  | SP  | ]  |
|----|-------|----|----|------|----|----|-------|----|----|------|---------------------|-----|----|
|    | •     | •  |    | 1    | 2  | 3  | •     | -  |    | 4    | <b>▲</b> 5 <b>△</b> | 6 4 | △7 |

- 1. IICSO = 1000x110
- 2. IICS0 =1000x000 (WTIM をセット)
- 3. IICS0 =1000xx00 (WTIM をクリア, STT をセット)
- 4. IICS0 = 1000x110
- 5. IICS0 =1000x000 (WTIM をセット)
- 6. IICS0 =1000xx00 (SPT をセット)
- 7. IICSO =00000001 (SPIE =1 のときのみ)

### 2-b) Start~Address~Data~~Start~Address~Data~~Stop (WTIM =1 の時)

| ST | AD6-0 | RW | AK | D7-0 | AK | ST | AD6-0 | RW | AK | D7-0 | AK | SP  |         |
|----|-------|----|----|------|----|----|-------|----|----|------|----|-----|---------|
| •  |       | •  |    | 1    |    | 2  |       | •  |    | 3    |    | 4 4 | _<br>∆5 |

- 1. IICS0 = 1000x110
- 2. IICS0 =1000xx00
- 3.  $IICSO = 1000 \times 110$
- 4. IICS0 =1000xx00 (SPT をセット)
- 5. IICS0 =00000001 (SPIE =1 のときのみ)

## 3-a) Start~Code~Data~Data~~Stop (WTIM =0 の時)



- 1. IICS0 =1010x110
- 2. IICS0 = 1010x000
- 3. IICS0 =1010x000 (WTIM をセット)
- 4. IICS0 =1010xx00 (SPT をセット)
- 5. IICS0 =00000001 (SPIE =1 のときのみ)

# 3-b) Start~Code~Data~Data~~Stop (WTIM =1 の時)



- 1. IICS0=1010x110
- 2. IICS0=1010x100
- 3. IICS0=1010xx00 (SPT をセット)
- 4. IICS0=00000001 (SPIE =1 のときのみ)

# ●スレーブ動作

# ◎スレーブ・アドレス・データ受信時(SVA0-致)

### 1-a) Start~Address~Data~Data~~Stop (WTIM =0 の時)

| ST | AD6-0 | RW | AK | D7-0 | AK | D7-0 | AK | SP |          |
|----|-------|----|----|------|----|------|----|----|----------|
|    | •     |    |    | 1 .  | ▲2 |      | 3  |    | <b>4</b> |

- 1. IICS0 =0001x110
- 2. IICS0 =0001x000
- 3. IICS0 =0001x000
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

### 1-b) Start~Address~Data~Data~~Stop (WTIM =1 の時)



- 1. IICS0 =0001x110
- 2. IICS0 =0001x100
- 3. IICS0 =0001xx00
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

# 2-a) Start~Address~Data~~Start~Address~Data~~Stop(WTIM =0 の時)

リスタート後、SVAO 一致



- 1. IICS0 =0001x110
- 2. IICS0 =0001x000
- 3. IICS0 =0001x110
- 4. IICS0 =0001x000
- 5. IICS0 =00000001 (SPIE =1 のときのみ)

### 2-b) Start~Address~Data~~Start~Address~Data~~Stop (WTIM =1 の時)

リスタート後, SVAO 一致



- 1. IICS0 =0001x110
- 2. IICS0 =0001xx00
- 3. IICS0 =0001x110
- 4. IICS0 =0001xx00
- 5. IICSO =00000001 (SPIE =1 のときのみ)

### 3-a) Start~Address~Data~~Start~Code~Data~~Stop (WTIM =0 の時)

リスタート後、拡張コード受信

| ST | AD6-0 | RW | AK | D7-0 | AK | ST | AD6-0 | RW | AK | D7-0 | AK | SP |    |
|----|-------|----|----|------|----|----|-------|----|----|------|----|----|----|
|    | •     |    |    | 1    | 2  |    | •     |    | 3  |      | 4  |    | 25 |

- 1. IICS0 =0001x110
- 2. IICS0 =0001x000
- 3. IICS0 =0010x010
- 4. IICS0 =0010x000
- 5. IICS0 =00000001 (SPIE=1 のときのみ)

## 3-b) Start~Address~Data~~Start~Code~Data~~Stop(WTIM =1 の時)

リスタート後, 拡張コード受信

| ST | AD6-0 | RW | AK | D7-0 | AK | ST | AD6-0 | RW | AK | D7-0 | AK | SP  |    |
|----|-------|----|----|------|----|----|-------|----|----|------|----|-----|----|
|    | •     |    |    | 1    |    | 2  | •     |    | 3  | 4    | _  | 5 2 | 26 |

- 1. IICS0 =0001x110
- 2. IICS0 =0001xx00
- 3. IICS0 =0010x010
- 4. IICS0 =0010x110
- 5. IICS0 =0010xx00
- 6. IICS0 =00000001 (SPIE =1 のときのみ)

# 4-a) Start~Address~Data~~Start~Address~Data~~Stop (WTIM =0 の時)

リスタート後、アドレス不一致(拡張コード以外)



- 1. IICS0 =0001x110
- 2. IICS0 =0001x000
- 3. IICS0 =00000x10
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

### 4-b) Start~Address~Data~~Start~Address~Data~~Stop (WTIM =1 の時)

リスタート後、アドレス不一致(拡張コード以外)



- 1. IICS0 =0001x110
- 2. IICS0 =0001xx00
- 3. IICS0 =00000x10
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

#### ◎拡張コード受信時

### 1-a) Start~Code~Data~Data~~Stop(WTIM =0 の時)

| ST | AD6-0 | RW | AK | D7-0 | AK | D7-0 | AK | SP |         |
|----|-------|----|----|------|----|------|----|----|---------|
|    |       |    | 1  |      | 2  |      | 3  |    | _<br>∆4 |

- 1. IICS0 =0010x010
- 2. IICS0 =0010x000
- 3. IICS0 =0010x000
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

### 1-b) Start~Code~Data~Data~~Stop (WTIM =1 の時)



- 1. IICS0 =0010x010
- 2. IICS0 =0010x110
- 3. IICS0 =0010x100
- 4. IICS0 =0010xx00
- 5. IICS0 =00000001 (SPIE =1 のときのみ)

# 2-a) Start~Code~Data~~Start~Address~Data~~Stop (WTIM =0 の時)

リスタート後、SVAO 一致



- 1. IICS0 =0010x010
- 2. IICS0 =0010x000
- 3. IICS0 =0001x110
- 4. IICS0 =0001x000
- 5. IICS0 =00000001 (SPIE =1 のときのみ)

#### 2-b) Start~Code~Data~~Start~Address~Data~~Stop (WTIM =1 の時)

リスタート後, SVA0 一致



- 1. IICS0 =0010x010
- 2. IICS0 =0010x110
- 3. IICS0 =0010xx00
- 4. IICS0 =0001x110
- 5. IICS0 =0001xx00
- 6. IICS0 =00000001 (SPIE =1 のときのみ)

### 3-a) Start~Code~Data~~Start~Code~Data~~Stop (WTIM =0 の時)

リスタート後、拡張コード受信

| ST | AD6-0 | RW | AK | D7-0 | AK | ST | AD6-0 | RW | AK | D7-0 | AK | SP |    |
|----|-------|----|----|------|----|----|-------|----|----|------|----|----|----|
|    | •     |    | 1  |      | 2  |    | •     |    | 3  |      | 4  |    | 25 |

- 1. IICS0 =0010x010
- 2. IICS0 =0010x000
- 3. IICS0 =0010x010
- 4. IICS0 =0010x000
- 5. IICS0 =00000001 (SPIE =1 のときのみ)

## 3-b) Start~Code~Data~~Start~Code~Data~~Stop(WTIM =1 の時)

リスタート後、拡張コード受信



- 1. IICS0 =0010x010
- 2. IICS0 =0010x110
- 3. IICS0 =0010xx00
- 4. IICS0 =0010x010
- 5. IICS0 =0010x110
- 6. IICS0 =0010xx00
- 7. IICS0 =00000001 (SPIE =1 のときのみ)

### 4-a) Start~Code~Data~~Start~Address~Data~~Stop (WTIM =0 の時)

リスタート後、アドレス不一致(拡張コード以外)



- 1. IICS0 =0010x010
- 2. IICS0 =0010x000
- 3. IICS0 =00000x10
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

### 4-b) Start~Code~Data~~Start~Address~Data~~Stop (WTIM =1 の時)

リスタート後、アドレス不一致(拡張コード以外)



- 1. IICS0 =0010x010
- 2. IICS0 =0010x110
- 3. IICS0 =0010xx00
- 4. IICS0 =00000x10
- 5. IICS0 =00000001 (SPIE =1 のときのみ)

# ●アドレス不一致時の動作

1) Start~Code~Data~Data~~Stop

 ST
 AD6-0
 RW
 AK
 D7-0
 AK
 D7-0
 AK
 SP

1. IICS0 =00000001 (SPIE =1 のときのみ)

### ●アービトレーション負けの動作

◎アービトレーション負けの後、スレーブとして動作

1-a) スレーブ・アドレスデータ送信中にアービトレーションに負けた場合(WTIM =0 の時)

| ST | AD6-0 | RW | AK | D7-0 | AK         | D7-0 | AK | SP |            |
|----|-------|----|----|------|------------|------|----|----|------------|
|    | •     |    |    | 1    | <b>^</b> 2 |      | 3  |    | <u>^</u> 4 |

- 1. IICS0 =0101x110 (ex. 割込み処理中の ALD をリード)
- 2. IICS0 =0001x000
- 3. IICS0 =0001x000
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

### 1-b) スレーブ・アドレスデータ送信中にアービトレーションに負けた場合(WTIM =1 の時)

| ST | AD6-0 | RW       | AK | D7-0 | AK | D7-0 | AK | SP  |    |
|----|-------|----------|----|------|----|------|----|-----|----|
|    |       | <u> </u> |    | 1    |    | 2    |    | 3 2 | △4 |

- 1. IICS0 =0101x110 (ex. 割込み処理中の ALD をリード)
- 2. IICS0 =0001x100
- 3. IICS0 =0001xx00
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

### 2-a) 拡張コード送信中にアービトレーションに負けた場合(WTIM =0 の時)

| ST | AD6-0 | RW | AK | D7-0 | AK | D7-0 | AK | SP |           |
|----|-------|----|----|------|----|------|----|----|-----------|
|    | •     |    | 1  |      | 2  |      | 3  |    | <b>\4</b> |

- 1. IICS0 =0110x010 (ex. 割込み処理中の ALD をリード)
- 2. IICS0 =0010x000
- 3. IICS0 =0010x000
- 4. IICS0 =00000001 (SPIE =1 のときのみ)

# 2-b) 拡張コード送信中にアービトレーションに負けた場合(WTIM =1 の時)

| ST | AD6-0 | RW | AK | D7-0 | AK | D7-0 | AK | SP  |          |
|----|-------|----|----|------|----|------|----|-----|----------|
|    | •     |    | 1  | 2    |    | 3    |    | 4 4 | <u>5</u> |

- 1. IICS0 =0110x010 (ex. 割込み処理中の ALD をリード)
- 2. IICS0 =0010x110
- 3. IICS0 =0010x100
- 4. IICS0 =0010xx00
- 5. IICS0 =00000001 (SPIE =1 のときのみ)

## ◎アービトレーション負けの後、通信に参加できない場合

### 1) スレーブ・アドレスデータ送信中にアービトレーションに負けた場合(WTIM = 1 の時)

 ST
 AD6-0
 RW
 AK
 D7-0
 AK
 D7-0
 AK
 SP

- 1. IICS0 =01000110 (ex. 割込み処理中の ALD をリード)
- 2. IICS0 =00000001 (SPIE=1 のときのみ)

### 2-a) データ転送中にアービトレーションに負けた場合(WTIM =0 の時)

| ST | AD6-0 | RW | AK | D7-0 | AK         | D7-0 | AK | SP |  |
|----|-------|----|----|------|------------|------|----|----|--|
|    |       | -  |    | 1    | <b>^</b> 2 |      |    |    |  |

- 1. IICS0 = 10001110
- 2. IICS0 =01000000 (ex. 割込み処理中の ALD をリード)
- 3. IICS0 =00000001 (SPIE =1 のときのみ)

### 2-b) データ転送中にアービトレーションに負けた場合 (WTIM =1 の時)



- 1. IICS0 = 10001110
- 2. IICS0 =01000100 (ex. 割込み処理中の ALD をリード)
- 3. IICSO =00000001 (SPIE =1 のときのみ)

### 3) データ転送中にリスタート・コンディションで負けた場合

-拡張コード以外- (ex. SVAO 不一致, WTIM =1)



- 1. IICS0 = 1000x110
- 2. IICS0 =01000110 (ex. 割込み処理中の ALD をリード)
- 3. IICSO =00000001 (SPIE =1 のときのみ)

### 4) データ転送中にストップ・コンディションで負けた場合



- 1. IICS0 = 1000x110
- 2. IICS0 =01000001 (SPIE =1 のときのみ)

5-α) リスタート・コンディションを発生しようとして、データ"Low"でアービトレーションに 負けた場合(WTIM =0 の時)



- 1.  $IICSO = 1000 \times 110$
- 2. IICS0 =1000x000 (WTIM をセット)
- 3. IICS0 =1000xx00 (WTIM をクリア, STT をセット)
- 4. IICS0 =01000000 (ex. 割込み処理中の ALD をリード)
- 5. IICS0 =00000001 (SPIE=1 のときのみ)
- 5-b) リスタート・コンディションを発生しようとして、データ"Low"でアービトレーションに 負けた場合(WTIM = 1 の時)



- 1. IICS0 = 1000x110
- 2. IICS0 =1000x100 (STT をセット)
- 3. IICS0 =01000100 (ex. 割込み処理中の ALD をリード)
- 4. IICS0 =00000001 (SPIE =1 のときのみ)
- 6-a) リスタート・コンディションを発生しようとして、ストップ・コンディションで アービトレーションに負けた場合(WTIM =0 の時)



- 1. IICS0 = 1000x110
- 2. IICS0 =1000x000 (WTIM をセット)
- 3. IICS0 =1000xx00 (STT をセット)
- 4. IICS0 =01000001 (SPIE =1 のときのみ)
- 6-b) リスタート・コンディションを発生しようとして、ストップ・コンディションで アービトレーションに負けた場合(WTIM = 1 の時)



- 1. IICS0 = 1000x110
- 2. IICS0 =1000xx00 (STT をセット)
- 3. IICS0 =01000001 (SPIE = 1 のときのみ)

7-α) ストップ・コンディションを発生しようとして, データ"Low"でアービトレーションに 負けた場合 (WTIM =0 の時)



- 1.  $IICSO = 1000 \times 110$
- 2. IICS0 =1000x000 (WTIM をセット)
- 3. IICS0 =1000xx00 (WTIM をクリア, SPT をセット)
- 4. IICS0 =01000000 (ex. 割込み処理中の ALD をリード)
- 5. IICS0 =00000001 (SPIE =1 のときのみ)
- 7-b) ストップ・コンディションを発生しようとして、データ"Low"でアービトレーションに 負けた場合(WTIM =1 の時)



- 1. IICS0 = 1000x110
- 2. IICS0 =1000xx00 (SPT をセット)
- 3. IICS0 =01000100 (ex. 割込み処理中の ALD をリード)
- 4. IICS0 =00000001 (SPIE =1 のときのみ)
- ◎アービトレーション負けの後、通信に参加しない場合
- 1) 拡張コード送信中にアービトレーションに負けた場合



- 1. IICS0 =0110x010 (ex. 割込み処理中の ALD をリード) ソフトで LREL =1 を設定
- 2. IICS0 =00000001 (SPIE =1 のときのみ)
- 2) データ転送中にリスタート・コンディションで負けた場合 -拡張コードー

| ST | AD6-0 | RW | AK | D7-n | ST | AD6-0 | RW | AK | D7-0 | AK | SP |    |
|----|-------|----|----|------|----|-------|----|----|------|----|----|----|
|    | •     |    |    | 1    | -  |       |    | 2  |      |    |    | 73 |

- 1. IICS0 =1000x110
- 2. IICSO =0110x010 (ex. 割込み処理中の ALD をリード) ソフトで LREL =0 を設定
- 3. IICS0 =00000001 (SPIE =1 のときのみ)

### 15.3.14 ウェイクアップ機能

IIC のスレーブ機能において、自局アドレス及び拡張コードを受信した時に割込み要求信号(INTIICO)を発生する機能です。

アドレスが一致しない時は、不要な割込みを発生することなく、効率よい処理を行うことができます。 スタート・コンディションを検出することにより、ウェイクアップ待機状態となります。

マスタ(スタート・コンディションを発生した場合)であっても、アービトレーション負けで、スレーブになる可能性があることから、アドレスを送信しながら、ウェイクアップ待機状態となる必要があります。

注意 ただし、ストップ・コンディション割り込みにおいては、ウェイクアップ機能に関係なく SPIE (IICO コントロール・レジスタ) の設定により、発生許可/禁止が決定します。

## 15.3.15 アクノリッジ信号

受信側が、9 クロック目に SDA ラインを"Low"にすることでアクノリッジ信号のアクティブを表します。 ACKE=1 (IICO コントロール・レジスタ) でアクノリッジ信号発生許可状態となります。

アドレスデータに続く8ビット目のデータにより、TRC フラグ(IICO 状態レジスタ)が設定されますが、 そのTRC ビットの値が"O"であった場合、受信側であるため、ACKE=1 にする必要があります。

スレーブ受信側 (TRC=0) は、複数バイト受信し、何らかの理由により、次のデータを必要としない場合は、ACKE=0 にすることで、マスタ側に次の転送を開始しない様に促すことが可能です。

マスタ受信側(TRC=0)も同様に、次のデータを必要とせず、リスタート・コンディション若しくはストップ・コンディションを発生したい場合、スレーブ送信側が、SDA ラインにデータの MSB データを出力しないように警告するために、ACK 信号を発生しないように ACKE=0 とする必要があります。

### 15.3.16 通信予約

アービトレーションにて、マスタにもスレーブにもなれなかった場合。または、拡張コードを受信して、スレーブとして動作しない(ACK を返さず、IICO コントロール・レジスタの LREL=1 でバス開放を行った)場合。次にマスタになりたい場合は、通信予約が可能であり、アービトレーションに参加することができます。

待機状態の時 IICO コントロール・レジスタのスタート・コンディション・トリガ (STT) をセットすることにより、バスが開放された後 (ストップ・コンディション検出後) に、自動的にスタート・コンディションを生成し、ウエイト状態となります。

バス開放検出(ストップ・コンディション検出)の割込み発生において、**IICO**シフト・レジスタへのライト操作により、マスタとしてのアドレス転送を開始します。

この時、IICO コントロール・レジスタの SPIE ビットをセットしておく必要があります。

また、ストップ・コンディション検出の割込みタイミング以前に IICO シフト・レジスタへ書き込みを行った場合、データは無効となります。

## 15.3.17 通信動作

#### ①マスタ動作

マスタにおける通信手段の例を以下に示します。



図 15-27 マスタ動作フロチャート ] (通信予約許可時およびストップ・コンディション検出後スタート)

注意 IIC0 コントロール・レジスタのウエイト制御については 15.4.1.2 注意事項を参照してください。



図 15-28 マスタ動作フロチャート 2 (通信予約禁止およびストップ・コンディション未検出によるスタート) 注意 IICO コントロール・レジスタのウエイト制御については 15.4.1.2 注意事項を参照してください。

### ②スレーブ動作

スレーブにおける通信手段の例を以下に示します。



図 15-29 スレーブ動作フロチャート

## 15.3.18 スタンバイ機能

サポートしていません。

## 15.3.19 エミュレーション動作

IICO は以下に示すエミュレーション機能を有します。

• IICO 状態レジスタの ALD は、IIC 状態レジスタをリードするとクリアされますが、エミュレーション 用リードアドレス(IICSEO)をリードすることで、ALD をクリアせずに IICO 状態レジスタをリードすることが可能です。

## 15.3.20 タイムチャート

図 15-30, 図 15-31 に, マスタ送信, スレーブ受信を例として, データ通信のタイムチャートを示します。 また、スタート・コンディション生成前の IICO コントロール・レジスタ (IICCO) と IICO 状態レジスタ (IICSO) の値を示します。以降は、タイムチャートにしたがって値が変化します。

ここでは、アドレスに拡張コードは指定しないものとし、マスタ、スレーブ共に9クロック・ウエイト (WTIM=1) とします。

| 衣 | 15-/ | ヘツ- | _ L . | コン | アイ | ンヨノ | ノ土児 | 火削の1 | 合レン | ノヘジ | メ 11旦 |  |
|---|------|-----|-------|----|----|-----|-----|------|-----|-----|-------|--|
|   |      |     |       |    |    |     |     |      |     |     |       |  |

|      | IICC0    | IICS0   |
|------|----------|---------|
| マスタ  | 00011110 | 0000001 |
| スレーブ | 00011100 | 0000001 |



図 15-30 データ転送時の動作例(1)



図 15-31 データ転送時の動作例(2)

### 15.4 使用上の注意

## 15.4.1.1 リスタートの判断について

複数のマスタが存在している通信中に、リスタートをかけるマスタと、データ"1"を送信するマスタが同時に存在した場合、リスタートをかけるマスタが IIC\_SDA ラインを落とすタイミングと、データ"1"を送信するマスタが IIC\_SCL ラインを落とすタイミングが同じようなタイミングになる場合が存在します。

本マクロでは、マクロの動作クロックの 1 クロック以内では、リスタートと判断せず現状の動作を継続する設計となっています。



図 15-32 リスタート生成側から見た場合の動作

## 15.4.1.2 ストップ・コンディション・トリガのセット・タイミングについて

ストップ・コンディション・トリガ(IICO コントロールレジスタ: SPT) は、以下のタイミングでセットしてください。

- ①転送初期状態
- ②マスタ状態

マスタ受信: 転送中のセットは禁止。

ACK を返さずに(ACKE=O)、スレーブに対して受信終了を伝えた後の

シリアル・クロック(SCL)9クロック目のウエイト期間中にセットしてください。

マスタ送信:ACK の期間中は正常に動作しないことが考えられます。

基本的に SCL9 クロック目のウエイト期間中にセットしてください。

注意 IICO コントロール・レジスタでウエイトと割り込みを SCL8 クロック目に設定した状態(WTIM=O)で、SCL8 クロック目にウエイトをかけた場合。ここでストップ・コンディション(IICO コントロール・レジスタ: SPT)をセットすると、SCL9 クロック目の"High"期間(ACK 期間中)にストップ・コンディションを生成しようとします。よって、SCL8 クロック目のウエイト期間に、IICO コントロール・レジスタでウエイトと割り込みを SCL9 クロック目に設定(WTIM=1)し、9 クロック目にもう一度ウエイトさせてストップ・コンディション(IICO コントロール・レジスタ: SPT)をセットすることによって、正常にストップを生成させてください。

## 15.4.1.3 スタート・コンディションのセット・タイミングについて

スタート・コンディション・トリガ (IICO コントロール・レジスタ: STT) は、以下のタイミングでセットしてください。

- ①転送不参加時(通信予約)
- ②マスタ状態

マスタ受信: 転送中のセットは禁止。

ACK を返さずに(ACKE=O),スレーブに対して受信終了を伝えた後の SCL9 クロック目のウエイト期間中にセットしてください。

マスタ送信: ACK の期間中は正常に動作しないことが考えられます。

基本的に SCL9 クロック目のウエイト期間中にセットしてください。

③ストップ・コンディション状態

# 15.4.1.4 ストップ・コンディション・トリガ, スタート・コンディション・トリガの再 セットについて

ストップ・コンディション・トリガ(IICO コントロール・レジスタ: SPT), スタート・コンディション・トリガ(IICO コントロール・レジスタ: STT)をセット後, クリア条件がくる前の再セットは禁止です。

## 15.4.1.5 通信予約をした場合のストップ・コンディション割り込みについて

通信予約をした場合には、ストップ・コンディション割り込み(IICO コントロール・レジスタ: SPIE)をセットして、ストップ・コンディション検出で割り込みが立つようにしてください。

(割り込み後に、IICO シフト・レジスタに通信データをライトすることによってウエイト解除し転送を開始します。STOP 検出で割り込みを立たせないと、スタート時は割り込みが発生しないので WAIT 状態で停止します。ただし、ソフトウエアで本マクロの通信状態(IICO 状態レジスタ: MSTSO)を検出させるのであれば、ストップ・コンディション割り込みをセットしなくても構いません。)

#### 15.4.1.6 他マクロの IIC 通信中の動作許可について

IIC バスが他のマクロ間で通信に使用されている状態で、動作許可(IICE=1)して通信に参加しないでください。SCL = High、SDA = Low の状態で通信に参加した場合、スタート・コンディションを検出してしまい、通信を破壊する場合があります。

IIC バスが通信中に、動作許可(IICE=1)にする場合の手順を次に説明します。

IICE ビットに"1"を設定後、IIC マクロの動作クロック 4 クロック以上、80 クロック以内に、 LREL ビットに"1"をセットしてください。